EN
EN

数据

    数据

    韩国军 教授

    来源: 发布时间:2019-12-13 点击: Views
    |

    undefined

    所属学院:信息工程学院

    导师类别:硕导、博导

    职    务:信息工程学院 执行院长

    科研方向:信息论与差错控制编译码技术

              存储器件与系统

              智能通信与车联网

     联系方式Email: gjhan@gdut.edu.cn; gjhan2000@gmail.com

    招生学院:信息工程学院

    学科领域:信息与通信工程、电子信息

    个人主页:https://teacher.gdut.edu.cn/hanguojun 

    个人简述

    博士,广东工业大学教授,博士生导师,信息工程学院执行院长,广东省信息存储与编码工程技术中心主任,IEEE高级会员。主要从事前沿差错控制编译码技术、存储器件与系统、智能通信及车联网技术研发。2004年在华南理工大学获得硕士学位,2011年在中山大学获得博士学位。2011~2017年,分别在新加坡南洋理工大学、香港科技大学、新加坡科技与设计大学、悉尼大学开展博士后研究及合作交流。近年来在IEEE Communications Surveys and Tutorials、IEEE Communications Magazine、IEEE Transactions on Communication、IEEE Transactions on Vehicular Technology、IEEE Transactions on Magnetics等权威期刊和国际会议发表论文50多篇,包括SCI期刊论文27篇(其中IEEE期刊论文23篇);获授权发明专利8件;获广东省自然科学二等奖1项、广州市科技进步一等奖1项;主持NSFC-广东联合基金重点项目1项、面上项目3项,广东省普通高校省级重大科研项目1项,参与国家863计划项目1项、省市科研项目多项。

    研究课题:

    课题一:前沿差错控制编译码理论与技术

    研究内容:1)丰富和发展在有限码长约束条件下,具有快速迭代收敛性能的结构化二元LDPC码和多元LDPC码的设计构造方法、性能分析理论;2)围绕数据吞吐量和硬件资源需求,研究LDPC码和Polar码的快速译码算法,基于FPGA进行算法设计实现;3 面向超低时延(URLL)应用需求的短码设计构造方法及性能分析理论。

    课题二:半导体存储器件与系统

    研究内容:1)存储器件信道测试及建模;2)存储器件信道检测算法与差错控制技术;3SSD固态存储控制器关键技术;4)分布式数据存储技术。

    课题三:变革性存储技术--DNA数据存储技术

    研究内容:1)存储信道特性研究分析;2)插入/删除类错误的控制技术;3)创新型存储模式研究。

    课题四:智能通信及车联网

    研究内容:1)低延时宽带通信技术的研究;2V2X通信技术;3)车联网缓存及安全策略的研究。

    学科领域:

    科学学位:信息与通信工程

    专业学位:电子与通信工程

    教育背景:

    2007/09 – 2011/06,中山大学,无线电物理专业,博士

    2001/09 – 2004/06,华南理工大学,电路系统专业,硕士

    1993/09 – 1997/06,哈尔滨理工大学,材料科学专业,学士

    工作经历:

    2004/7-至今,广东工业大学,信息工程学院,讲师(2005.12)、副教授(2010.12)、教授(2015.12)、博导(2018.12),副院长(2015.3-2018.11)、执行院长(2018.12-至今)

    2019/08-2019/08,英国萨里大学,5G研发中心,访问学者

    2017/07-2017/09,澳大利亚悉尼大学,电气与信息工程学院,访问学者

    2015/07-2015/09,新加坡科技与设计大学,访问学者

    2013/10-2014/04,香港科技大学,电子及计算机工程学系,研究员

    2011/03-2013/08,新加坡南洋理工大学,工程学院电气与电子工程系,博士后

    1997/07-2001/08,先后在新科磁电和江门光阵从事光电信息产品开发,研发工程师

    部分期刊论文:

    [1] W. Liu, G. Han*, Z. Fan, Y. Fang, G. Cai, Threshold-Voltage-Drift-Aware Scheduling for Belief Propagation Decoding of LDPC-Coded NAND Flash Memory, IET Communications. vol. 13, no. 17, pp. 2871–2875, Dec. 2019.

    [2] Z. Peng, R. He, G. Han*, G. Cai, Y. Fang, Neighbor-A-Posteriori Information Assisted Cell-State Adaptive Detector for NAND Flash Memory, IEEE Communications Letters, vol. 23, no. 11, pp. 1967-1971, Dec., 2019.

    [3] Z. Fan, G. Cai, G. Han*, W. Liu, Y. Fang, Cell-State-Distribution-Assisted Threshold Voltage Detector for NAND Flash Memory, IEEE Communications Letters, vol. 23, no. 4, pp. 576-579, Apr., 2019.

    [4] M. Shirvanimoghaddam, M. S. Mohamadi, R. Abbas, A. Minja, C. Yue, B. Matuz, G. Han, Z. Lin, Y. Li, S. Johnson, B. Vucetic, Short Block-Length Codes for Ultra-Reliable Low-Latency Communications, IEEE Communications Magazine, vol. 57, no. 2, pp. 130-137, Feb., 2019.

    [5] Y. Fang, G. Han, G. Cai, Francis C. M. Lau, P. Chen and Y. L. Guan, Design Guidelines of Low-Density Parity-Check Codes for Magnetic Recording Systems, IEEE Comm. Surveys & Tut., vol. 20, no. 2, pp. 1574-1606, Jan., 2018.

    [6] X. Lin, G. Han*, S. Ouyang , Y. Li and Y. Fang, Low-Complexity Detection and Decoding Scheme for LDPC-Coded MLC NAND Flash Memory, China Communications, vol. 15, no. 6, pp. 58-67, June, 2018.

    [7] S. Ouyang, G. Han, Y. Fang and J. Wen, LLR-Distribution-based Non-Uniform Quantization for RBI-MSD Algorithm in MLC Flash Memory, IEEE Communications Letters, vol. 21, no. 1, pp. 28-31, Jan., 2018.

    [8] J. Zhang, G. Han* and Y. Fang, Deterministic Construction of Compressed Sensing Matrices from Protograph LDPC Codes, IEEE Signal Processing Letters, vol. 22, no. 11, pp. 1960-1964, Nov. 2015.

    [9] G. Han, Y. L. Guan, K. Cai, K. S. Chan, and L. Kong, Embedded Marker Code for Channels Corrupted by Insertions, Deletions, and AWGN, IEEE Trans. Magnetics, vol. 49, no. 6, pp. 2535-2538, Jun. 2013.

    [10] G. Han, Y. L. Guan and X. Huang, Check Node Reliability-Based Scheduling for BP Decoding of Non-Binary LDPC Codes, IEEE Trans. Commun., vol. 61, no. 3, pp. 877-885, Mar. 2013.

    部分授权发明专利:

    [01] 韩国军,刘文杰,何瑞泉,方毅, “一种多级闪存单元纠错方法、系统、装置及可读存储介质”,发明专利,已授权(专利号: ZL201711215478.6), 2020年07月10日。

    [02] 韩国军,范正勤,刘文杰,方毅,蔡国发,“一种NAND参考电压测量方法、系统、设备及存储介质” 发明专利,已授权(专利号:ZL201810479779.8), 2020年08月11日。

    [03] 蒋涛,韩国军,何瑞泉,方毅,蔡国发,“一种基于iBeacon和PDR融合的室内定位方法” 发明专利,已授权(专利号:ZL201810734665.3), 2020年09月08日。

    [04] 韩国军,叶永信,范正勤,方毅,蔡国发,“一种基于蓝牙内核与RS码的融合跳频方法”,发明专利,已授权(专利号:ZL201810994941.X), 2020年12月11日。

    科研项目:

    1. NSFC-广东省联合基金重点项目,低延时高并发3D闪存存储系统中的可靠存储理论与技术研究, U2001203, 2021/1-2024/12,主持。

    2. 国家自然科学基金面上项目,基于结构化因子图的高效可重构局部修复码研究,61871136,2019/01-2022/12,主持。

    3. 国家自然科学基金面上项目,面向高密度NAND 闪存的高效纠错码与信号处理理论及技术研究,61471131,2012/01-2015/12,主持。

    4. 国家自然科学基金面上项目,TDMR信道下动态联合迭代检测译码算法及理论研究,61172076,2015/01-2018/12,主持。

    5. 广东省普通高校省级重大科研项目(基础研究),分布式存储系统中的局部修复码及安全门限研究,2017KZDXM028,2018/01-2020/12,主持。

    教学活动:

    本科课程:《EDA技术》、《信息论基础》

    研究生课程:《差错控制编码技术》

    科研团队--无线通信与数据存储处理科研团队:

    1.团队成员:

     教授:  方 毅、蔡念

     副教授: 蔡国发、丁晨、刘畅

     讲师:  姚剑萍、翟雄飞

     博士后: 吴文华

    2.科研平台:广东省信息存储与编码工程技术研究中心